| Proyecto  | Diseño inversor CMOS         | Página          | 1/9                      |
|-----------|------------------------------|-----------------|--------------------------|
| Trabajo   | Análisis estático y dinámico | Actualizado en: | 25/09/2015               |
| Curso     | VLSI                         | Revisado en:    | 18/09/2015               |
| Diseñador | López F Quirós.J.            | Revisado por:   | Alfonso Chacón Rodríguez |

| Numero | Rango entrada                         | Región PMOS | Región NMOS |
|--------|---------------------------------------|-------------|-------------|
| 1      | $V_{in} < V_{tn}$                     | Lineal      | Corte       |
| 2      | $V_{tn} <= V_{in} < V_{inv}$          | Lineal      | Saturación  |
| 3      | $V_{in} = V_{inv}$                    | Saturación  | Saturación  |
| 4      | $V_{inv} < V_{in} <= V_{dd} + V_{tp}$ | Saturación  | Lineal      |
| 5      | $V_{in} > V_{dd} + V_{tp}$            | Corte       | Lineal      |

Table 1: Regiones inversor CMOS Vin vs Vout

### 1 Resumen.

En este documento se presentan los cálculos de los tiempos de propagación y contaminación de la compuerta compuesta F=(A+B)(C+D), obteniendo estos tiempos de manera analítica, mediante la teoría de esfuerzo lógico y la aproximación de Elmore, así como mediante simulación, utilizando los software *Electric* y *LTSpice*, y por último contrastando los resultados de ambos métodos. Tambien se muestra el diseño de un trazado que usa una única tira de difusión en ambos pozos, construyendo los caminos de Euler, y dibujando el diagrama de palitos que muestra el orden de entradas, poly, las difusiones n y p, el pozo y las líneas de metal.

### 2 Introducción.

# 3 Resultados Experimentales.

### 3.1 Diseño del trazado de una Compuerta y Diagrama de Palitos.

#### 3.1.1 Parte 1

./Inv\_16lam.png

Figure 1: Graficas Octate Ideal vs Simulacion Electric

Para la simulación experimental, se usó el programa *Electric*. En esta simulación se utilizó el archivo  $Mosis_5$  para las constantes de la tecnología MOSIS 0.5. Ya realizada la simulación del inversor (fig.??) con la relación de ancho de canal calculado anteriormente encontramos que la proporción de regiones en el inversor no es la esperada, por lo que se decidió volver a dimensionar el ancho de los canales con respecto a las simulaciones y encontramos que de manera experimental la relación correcta es r=1.575.

## 3.2 Delay de Propagación y de Contaminación.

#### 3.2.1 Método Analítico

El cálculo de los tiempos de propagación y de contaminación se realiza haciendo uso de dos métodos: la teoría del esfuerzo lógico, logical effort, y por el método de la aproximación de Elmore, Elmore Delay.

| Proyecto  | Diseño inversor CMOS         | Página          | 2/9                      |
|-----------|------------------------------|-----------------|--------------------------|
| Trabajo   | Análisis estático y dinámico | Actualizado en: | 25/09/2015               |
| Curso     | VLSI                         | Revisado en:    | 18/09/2015               |
| Diseñador | López F Quirós.J.            | Revisado por:   | Alfonso Chacón Rodríguez |

#### 3.2.2 Método de Esfuerzo Lógico

El esfuerzo lógico se define como "la razón de la capacitancia del gate a la capacitancia de entrada de un inversor que puede entregar la misma corriente de salida.", e indica que tan mala es una compuerta produciendo una corriente de salida comparada con un inversor.

Para el cálculo del delay por medio de la teoría de esfuerzo lógico, se utilizan las formulas del calculo del delay en redes lógicas multi-etapa, *Multistage Logical Network*, que utiliza las siguientes formulas pára el cálculo del delay:

$$G = \prod g_i \tag{1}$$

$$H = \frac{C_{out-path}}{C_{in-path}} \tag{2}$$

$$B = \prod b_i \tag{3}$$

$$F = GBH \tag{4}$$

$$P = \sum p_i \tag{5}$$

$$D = NF^{\frac{1}{N}} + P \tag{6}$$

En donde G es el esfuerzo lógico, H es el esfuerzo eléctrico, B el esfuerzo de enramado, F es el esfuerzo total, P es el delay parasítico del camino, N es la cantidad de estapas del camino y D es el delay total del camino.

La función F=(A+B)(C+D) se puede representar a nivel de compuerta como se muestra en la fig.2, donde se observa que la compuerta es del tipo OR-OR-AND-INV + INVERSOR, OAI-21 + inverter, y a partir de aqui se calcula el esfuerzo lógico de camino.



Figure 2: Compuerta *OAI-21*.

Para realizar los cálculos del esfuerzo de camino de esta función, se debe tomar en cuenta que cada entrada presenta como maximo  $30\lambda$  de ancho de transistor, y que la salida debe de manejar una carga

| Proyecto  | Diseño inversor CMOS         | Página          | 3/9                      |
|-----------|------------------------------|-----------------|--------------------------|
| Trabajo   | Análisis estático y dinámico | Actualizado en: | 25/09/2015               |
| Curso     | VLSI                         | Revisado en:    | 18/09/2015               |
| Diseñador | López F Quirós.J.            | Revisado por:   | Alfonso Chacón Rodríguez |

equivalente de  $500\lambda$  de ancho de transistor, como se muestra en la fig.3. Se puede observar que en este caso el número de etapas, N, es igual a 2, por lo que haciendo uso de las ecuaciones 1, 2, 3, 4, 5, 6, se puede encontrar el delay mediante la teoría de esfuerzo lógico de cada entrada bajo estas condiciones de carga.

./OAI21\_Cargas.png

Figure 3: Compuerta *OAI-21* con carga.

$$G = \prod g_i = \frac{6}{3} * 1 = \frac{6}{3} \tag{7}$$

$$H = \frac{C_{out-path}}{C_{in-path}} = \frac{500\lambda}{30\lambda} = \frac{50}{3} \tag{8}$$

$$B = \prod b_i = 1 \tag{9}$$

$$F = GBH = \frac{6}{3} * 1 * \frac{50}{3} = \frac{100}{3} \tag{10}$$

$$P = \sum p_i = \frac{12}{3} + 1 = \frac{15}{3} = 5 \tag{11}$$

$$D = NF^{\frac{1}{N}} + P = 2 * (\frac{100}{3})^{\frac{1}{2}} + 5 = 16.54\tau$$
 (12)

El cálculo de los tiempos arroja como resultado que cada entrada de esta compuerta tendrá un delay de  $16.54\tau$ .

Con el valor de delay calculado se puede proceder a dimensionar los transistores que conforman la compuerta. En la fig.4 se muestra la compuerta compuesta a nivel de transistores, sin dimensionar.

Para dimensionar los transistores de cada entrada, se toma en cuenta el modelo RC del transistor. Sabiendo que la resitencia de la red PMOS debe ser igual a la de la red NMOS, y que cada entrada presenta como maximo  $30\lambda$  de ancho de transistor se obtiene que:

$$\frac{2R}{k_p} = \frac{R}{k_n} \tag{13}$$

$$k_p + k_n = 30\lambda \tag{14}$$

| Proyecto         | Diseño inversor CMOS         | Página          | 4/9                      |
|------------------|------------------------------|-----------------|--------------------------|
| Trabajo          | Análisis estático y dinámico | Actualizado en: | 25/09/2015               |
| $\mathbf{Curso}$ | VLSI                         | Revisado en:    | 18/09/2015               |
| Diseñador        | López F Quirós.J.            | Revisado por:   | Alfonso Chacón Rodríguez |



Figure 4: Compuerta OAI-21 con carga.

Donde  $k_p$  y  $k_n$  son los anchos de los tansistores p y n de cada entrada. Con este sistema de ecuaciones se obtiene que:

$$k_p = 2k_n \tag{15}$$

$$k_p + k_n = 30\lambda \tag{16}$$

$$3k_n = 30\lambda \tag{17}$$

$$k_n = 10\lambda; k_p = 20\lambda \tag{18}$$

Utilizando la ec.19, se puede encontrar la capacitancia de entrada del inversor, como se muestra a continuación:

$$C_{ini} = \frac{C_{outi} * g_i}{F^{\frac{1}{N}}} \tag{19}$$

#### 3.2.3 Método de Aproximación de Elmore

Ahora se calcula el delay de propagación y el delay de contaminación de la compuerta F=(A+B)(C+D) mediante el método de Aproximación de Elmore, el cuál se hace valer del modelo RC del transistor, para calcular los delays de una compuerta. El modelo de delay de Elmore estima el restraso desde una fuente conmutando a uno de los nodos hoja cambiantes como la suma sobre cada nodo i de la capacitancia  $C_i$  en el nodo, multiplicado por la resistencia efectiva  $R_{is}$  en el camino compartido desde la fuente hasta el nodo y la hoja, dando como resultado la ec.20:

| Proyecto  | Diseño inversor CMOS         | Página          | 5/9                      |
|-----------|------------------------------|-----------------|--------------------------|
| Trabajo   | Análisis estático y dinámico | Actualizado en: | 25/09/2015               |
| Curso     | VLSI                         | Revisado en:    | 18/09/2015               |
| Diseñador | López F Quirós.J.            | Revisado por:   | Alfonso Chacón Rodríguez |

$$t_{pd} = \sum_{i} R_{is} C_i \tag{20}$$

En la fig.?? se muestra el modelo RC completo de la compuerta,

### 3.2.4 Carga y descarga de un capacitor

Para el cálculo de las resistencias de canal de cada transistor, se utilizo una capacitancia de carga y descarga de 1pF, se montaron los circuitos de las figuras 5 y 6 en el software Electric y se simularon los resultados en LTSpice, obteniendo las curvas que se observan en las figuras 7 y 8, para el caso de carga y descarga, respectivamente.



Figure 5: Circuito de Carga de Capacitor.

Figure 6: Circuito de Descarga de Capacitor.

Figure 7: Grafica de comportamiento de  $I_d$  durante la carga del Capacitor.

Utilizando un pequeño script en *Octave*, se procesan los puntos obtenidos en estas graficas y se calculan la resistencias de canal promedio de cada transistor, obteniendo los siguientes resultados:

$$Req_P = 8.7860k\Omega \tag{21}$$

$$Req_N = 2.6919k\Omega \tag{22}$$

#### 3.2.5 Método de Fanout

El método de Fanout plantea encontrar la resistencia equivalente de un transistor CMOS con los valores de la capacitancia parásita en el gate y el diferencial de tiempos de caída y levantamiento que le toma al mismo pasar de un nivel lógico a otro, con 2 valores de fanout distintos. Las ecuaciones para calcular las resistencias equivalentes para PMOS y NMOS son las 23 y 24 respectivamente.

$$R_{eqp} = (2/3) * (\Delta t_r / C_g) \tag{23}$$

$$R_{eqn} = \Delta t_f / (3 * C_g) \tag{24}$$

| Proyecto         | Diseño inversor CMOS         | Página          | 6/9                      |
|------------------|------------------------------|-----------------|--------------------------|
| Trabajo          | Análisis estático y dinámico | Actualizado en: | 25/09/2015               |
| $\mathbf{Curso}$ | VLSI                         | Revisado en:    | 18/09/2015               |
| Diseñador        | López F Quirós.J.            | Revisado por:   | Alfonso Chacón Rodríguez |

./Grafica\_R\_NMOS.png

Figure 8: Grafica de comportamiento de  $I_d$  durante la descarga del Capacitor.

Se realizó la simulación del circuito propuesto encontrado en la referencia [1] sección 8.4.5. , para valores de h=2 (fig. 9) y h=3 (fig. 11 con los cuales se encontraron las graficas de los retardos de la salida con respecto a la entrada (fig. 10 y fig. 12)

./CircuitoFO2.png

Figure 9: Circuito para calculo de  $R_{eq}$  con h=2

./F02.png

Figure 10: Gráfica tiempo  $V_{in}$  vs  $V_{out}$  h=2

Luego de encontrar las gráficas (fig. 10 y fig. 12), se realizó la medición de los tiempos ya mencionados anteriormente. Aunque en la referencia [] se habla que la medición debe hacerse entre los valores de  $0.8V_{dd}$  a  $0.2V_{dd}$ , se encontró que las pendientes de ambas graficas son aproximadamente iguales y no se encontraría la variación de la resistencia equivalente entre los CMOS por lo que se decidió medir de  $0.9V_{dd}$  a  $0.1V_{dd}$ . Se encontraron los valores mencionados en el cuadro 3.2.5.

Ya con los diferenciales de tiempos medidos, se sustituyen en 23 y 24 para encontrar la resistencia equivalente de cada transistor. Para  $C_g = 1.48 fF/\mu m$  dependiente del ancho de canal de gate, se encuentra que los valores de resistencia son los del cuadro (3.2.5).

# 4 Análisis de datos y resultados.

Los resultados obtenidos en la sección 3.1.2, muestran el diseño del ancho del canal de un transistor PMOS, para conseguir que los tiempos de propagación sean simétricos. Los resultados obtenidos de la Ec.??, muestra un valor de relación de tamaño de ancho de canal de los transistores en un inversor de 1.3070, lo que equivale a decir que el ancho del canal del tansistor PMOS es de  $5\lambda$ , pero a la hora de simular se ajusto este valor hasta conseguir que la relación sea 1.5, esto con el fin no solo de lograr que los valores de propagación de la señal fueran simétricos, si no también para conseguir una tensión de umbral del inversor cercana a 1.65V, como se observa en la fig.??, siendo asi entonces que el nuevo

| Proyecto  | Diseño inversor CMOS         | Página          | 7/9                      |
|-----------|------------------------------|-----------------|--------------------------|
| Trabajo   | Análisis estático y dinámico | Actualizado en: | 25/09/2015               |
| Curso     | VLSI                         | Revisado en:    | 18/09/2015               |
| Diseñador | López F Quirós.J.            | Revisado por:   | Alfonso Chacón Rodríguez |

./CircuitoF03.png

Figure 11: Circuito para calculo de  $R_{eq}$  con h=3

./F03.png

Figure 12: Gráfica tiempo  $V_{in}$  vs  $V_{out}$  h=3

| n        | $\operatorname{tr}(\operatorname{ps})$ | tf(ps)  |
|----------|----------------------------------------|---------|
| 2        | 97.36                                  | 101.29  |
| 3        | 117.84                                 | 125.055 |
| $\Delta$ | 20.44                                  | 23.76   |

Table 2: Tiempos de levantamiento y caida de tensión para un inversor CMOS para diferentes Fanouts

| Resistencia | $k\Omega$ |
|-------------|-----------|
| $R_{eqp}$   | 15.375    |
| $R_{eqn}$   | 9.000     |

Table 3: Resistencias equivalentes encontradas por Método de Fanout

| Proyecto         | Diseño inversor CMOS         | Página          | 8/9                      |
|------------------|------------------------------|-----------------|--------------------------|
| Trabajo          | Análisis estático y dinámico | Actualizado en: | 25/09/2015               |
| $\mathbf{Curso}$ | VLSI                         | Revisado en:    | 18/09/2015               |
| Diseñador        | López F Quirós.J.            | Revisado por:   | Alfonso Chacón Rodríguez |

tamaño del ancho de canal del transistor PMOS es de  $6\lambda$ .

Uno de los resultados relevantes que pudimos encontrar del dimensionamiento del transistor *PMOS* es en el hecho que las corrientes de corto circuito de la fig. ?? son aproximadamente iguales, los cual nos dice que la potencia de los transistores en ambos procesos es igual. Podemos deducir que mediante un análisis dinámico para el dimensionamiento de los transistores es el método que deber usarse para el diseños de las compuertas, esto porque la símetría de las transiciones se puede obviar con respecto a tener un mínimo del tiempo de retardo para las mismas, dando como resultado, que los circuitos puedan conmutar a una mejor velocidad con la misma potencia que si se hiciese de forma simétrica las compuertas.

En la sección 3.2 se procede a calcular el valor de las resistencias de canal para un trasistror *PMOS* y un transistor *NMOS*, mediante dos métodos diferentes.

En la sección 3.2.1 se calculó la resistencia de canal por un método grafico, simulando la carga y descarga de un capacitor y obteniendo la curva de comportamiento de la corriente de *drain* de un transistor *PMOS* y *NMOS*, respectivamente, y con esto obteniendo los valores de resistencia que se muestran en la Ec.21 y Ec.22. Se considera que este método no es muy preciso al tratarse del cálculo de un valor a partir de una aproximación, que dependerá de la cantidad de valores muestrados y de la precisión de dichos valores, lo que dio como resultado obteniendo por ende un valor promedio de resistencia.

En cambio, para la sección 3.2.2, encontramos que los valores de las resistencias equivalentes son mas precisos, por el método que se emplea y que no realiza tantas aproximaciones y suposiciones para encontrar el valor de los mismos.

#### 5 Conclusiones.

- La ecuaciones de Shockley no da un comportamiento real de los transistores PMOS y NMOS, si no un comportamiento muy aproximado.
- El uso de diversas herramientas de simulación nos permiten encontrar proporciones de diseño bastante precisas
- El diseño de un inversor apropiado debe de procurar un balance entre el mejoramiento de los tiempos de propagación, asi como la obtención de una tension de umbral lo más cercana a  $V_{DD}/2$ .
- El análisis de tiempos de propagación provee un mejor punto de arranque para la obtención del tamaño de un transistor *PMOS*, permitiendo realizar ajustes en simulación que permitan llegar a un valor concreto de manera más rapida.
- El método grafico para la obtención de los valores de resistencia de canal no es el mas apropiado, aunque provee una forma rapida de encontrar un valor de resistencia aproximado aceptable.
- Se recomienda para encontrar la resistencia equivalente de los transistores el método de Fanout

| Proyecto  | Diseño inversor CMOS         | Página          | 9/9                      |
|-----------|------------------------------|-----------------|--------------------------|
| Trabajo   | Análisis estático y dinámico | Actualizado en: | 25/09/2015               |
| Curso     | VLSI                         | Revisado en:    | 18/09/2015               |
| Diseñador | López F Quirós.J.            | Revisado por:   | Alfonso Chacón Rodríguez |

# References

| [1] N. Weste, D. Harris. Cl    | MOS VLSI Design: A | A Circuits and Systems | Perspective, | 4 edition | Boston: |
|--------------------------------|--------------------|------------------------|--------------|-----------|---------|
| $Addison	ext{-}Wesley,\ 2010.$ |                    |                        |              |           |         |

- [2] J. Rabaey, A. Chandrakasan y B. Nikolic. Digital Integrated Circuits: A Design Perspective.. *Prentice Hall*, 2005.
- [3] Test Data . On Semiconductor C5. Mosis. Recompilado de:  $http://www.ie.itcr.ac.cr/achacon/Intro_Diseno_CI/Modelos\_Spice_MOSIS/v03m-params.txt$ , el 07/09/2015